skip to main content
Visitante
Meu Espaço
Minha Conta
Sair
Identificação
This feature requires javascript
Tags
Revistas Eletrônicas (eJournals)
Livros Eletrônicos (eBooks)
Bases de Dados
Bibliotecas USP
Ajuda
Ajuda
Idioma:
Inglês
Espanhol
Português
This feature required javascript
This feature requires javascript
Primo Search
Busca Geral
Busca Geral
Acervo Físico
Acervo Físico
Produção Intelectual da USP
Produção USP
Search For:
Clear Search Box
Search in:
Busca Geral
Or hit Enter to replace search target
Or select another collection:
Search in:
Busca Geral
Busca Avançada
Busca por Índices
This feature requires javascript
This feature requires javascript
Underfill delamination to chip sidewall in advanced flip chip packages
Paquet, M.-C. ; Sylvestre, J. ; Gros, E. ; Boyer, N.
2009 59th Electronic Components and Technology Conference, 2009, p.960-965
IEEE
Texto completo disponível
Citações
Citado por
Exibir Online
Detalhes
Resenhas & Tags
Mais Opções
Nº de Citações
This feature requires javascript
Enviar para
Adicionar ao Meu Espaço
Remover do Meu Espaço
E-mail (máximo 30 registros por vez)
Imprimir
Link permanente
Referência
EasyBib
EndNote
RefWorks
del.icio.us
Exportar RIS
Exportar BibTeX
This feature requires javascript
Título:
Underfill delamination to chip sidewall in advanced flip chip packages
Autor:
Paquet, M.-C.
;
Sylvestre, J.
;
Gros, E.
;
Boyer, N.
Assuntos:
Adhesives
;
Delamination
;
Electronics packaging
;
Failure analysis
;
Fatigue
;
Flip chip
;
Passivation
;
Plastic packaging
;
Thermal expansion
;
Thermal stresses
É parte de:
2009 59th Electronic Components and Technology Conference, 2009, p.960-965
Descrição:
A number of failure mechanisms related to the underfill material in flip chip plastic ball grid array packages are well documented in the literature (underfill-to-chip passivation delamination, underfill-to-substrate soldermask delamination, chip cracking, interconnect fatigue, etc.). This paper discusses the delamination of the underfill from the chip sidewalls, another failure mechanism which has become more prevalent with component material changes, increases in die dimensions, finer C4 pitches and substrates with larger coefficient of thermal expansion. A detailed study is presented for the initiation of underfill-to-sidewall delamination, based on experimental data as well as finite element modeling. It is shown generally that both stress at the chip-underfill interface near the chip corner, and poor adhesion of the underfill to the chip sidewalls contribute to the initiation of underfill delaminations. Various parameters influencing stress (package design, underfill material thermo-mechanical properties) and adhesion (underfill base chemistry and additives, filler treatment, chip sidewall cleanliness) are discussed.
Editor:
IEEE
Idioma:
Inglês
This feature requires javascript
This feature requires javascript
Voltar para lista de resultados
This feature requires javascript
This feature requires javascript
Buscando em bases de dados remotas. Favor aguardar.
Buscando por
em
scope:(USP_VIDEOS),scope:("PRIMO"),scope:(USP_FISICO),scope:(USP_EREVISTAS),scope:(USP),scope:(USP_EBOOKS),scope:(USP_PRODUCAO),primo_central_multiple_fe
Mostrar o que foi encontrado até o momento
This feature requires javascript
This feature requires javascript