skip to main content
previous page 1 Resultados 2 3 4 5 next page
Mostrar Somente
Refinado por: assunto: Electronics remover assunto: Hardware remover
Result Number Material Type Add to My Shelf Action Record Details and Options
11
A Memory-Efficient and Highly Parallel Architecture for Variable Block Size Integer Motion Estimation in H.264/AVC
Material Type:
Artigo
Adicionar ao Meu Espaço

A Memory-Efficient and Highly Parallel Architecture for Variable Block Size Integer Motion Estimation in H.264/AVC

KAO, Chao-Yang ; LIN, Youn-Long

IEEE transactions on very large scale integration (VLSI) systems, 2010-06, Vol.18 (6), p.866-874 [Periódico revisado por pares]

New York, NY: IEEE

Texto completo disponível

12
Simplified merged processing element for successive-cancellation polar decoder
Material Type:
Artigo
Adicionar ao Meu Espaço

Simplified merged processing element for successive-cancellation polar decoder

Yun, H.-R ; Lee, H

Electronics letters, 2016-02, Vol.52 (4), p.270-272 [Periódico revisado por pares]

The Institution of Engineering and Technology

Texto completo disponível

13
Efficient wide-band droop compensation for CIC filters: ad hoc and reconfigurable FIR architectures
Material Type:
Artigo
Adicionar ao Meu Espaço

Efficient wide-band droop compensation for CIC filters: ad hoc and reconfigurable FIR architectures

Romero, D.E.T ; Jimenez, M.G.C

Electronics letters, 2017-02, Vol.53 (4), p.228-229 [Periódico revisado por pares]

The Institution of Engineering and Technology

Texto completo disponível

14
Bandwidth Adaptive Hardware Architecture of K-Means Clustering for Video Analysis
Material Type:
Artigo
Adicionar ao Meu Espaço

Bandwidth Adaptive Hardware Architecture of K-Means Clustering for Video Analysis

CHEN, Tse-Wei ; CHIEN, Shao-Yi

IEEE transactions on very large scale integration (VLSI) systems, 2010-06, Vol.18 (6), p.957-966 [Periódico revisado por pares]

New York, NY: IEEE

Texto completo disponível

15
A Flexible Parallel Hardware Architecture for AdaBoost-Based Real-Time Object Detection
Material Type:
Artigo
Adicionar ao Meu Espaço

A Flexible Parallel Hardware Architecture for AdaBoost-Based Real-Time Object Detection

Kyrkou, C ; Theocharides, T

IEEE transactions on very large scale integration (VLSI) systems, 2011-06, Vol.19 (6), p.1034-1047 [Periódico revisado por pares]

New York, NY: IEEE

Texto completo disponível

16
Application-Aware Topology Reconfiguration for On-Chip Networks
Material Type:
Artigo
Adicionar ao Meu Espaço

Application-Aware Topology Reconfiguration for On-Chip Networks

Modarressi, M. ; Tavakkol, A. ; Sarbazi-Azad, H.

IEEE transactions on very large scale integration (VLSI) systems, 2011-11, Vol.19 (11), p.2010-2022 [Periódico revisado por pares]

New York, NY: IEEE

Texto completo disponível

17
Analysis, fast algorithm, and VLSI architecture design for H.264/AVC intra frame coder
Material Type:
Artigo
Adicionar ao Meu Espaço

Analysis, fast algorithm, and VLSI architecture design for H.264/AVC intra frame coder

HUANG, Yu-Wen ; HSIEH, Bing-Yu ; CHEN, Tung-Chien ; CHEN, Liang-Gee

IEEE transactions on circuits and systems for video technology, 2005-03, Vol.15 (3), p.378-401 [Periódico revisado por pares]

New York, NY: IEEE

Texto completo disponível

18
Low-Complexity Pipelined Architecture for FBMC/OQAM Transmitter
Material Type:
Artigo
Adicionar ao Meu Espaço

Low-Complexity Pipelined Architecture for FBMC/OQAM Transmitter

Nadal, Jeremy ; Abdel Nour, Charbel ; Baghdadi, Amer

IEEE transactions on circuits and systems. II, Express briefs, 2016-01, Vol.63 (1), p.19-23 [Periódico revisado por pares]

New York: IEEE

Texto completo disponível

19
High-speed VLSI architectures for the AES algorithm
Material Type:
Artigo
Adicionar ao Meu Espaço

High-speed VLSI architectures for the AES algorithm

Xinmiao Zhang ; Parhi, K.K.

IEEE transactions on very large scale integration (VLSI) systems, 2004-09, Vol.12 (9), p.957-967 [Periódico revisado por pares]

Piscataway, NJ: IEEE

Texto completo disponível

20
A Graph Drawing Based Spatial Mapping Algorithm for Coarse-Grained Reconfigurable Architectures
Material Type:
Artigo
Adicionar ao Meu Espaço

A Graph Drawing Based Spatial Mapping Algorithm for Coarse-Grained Reconfigurable Architectures

Yoon, J.W. ; Shrivastava, A. ; Sanghyun Park ; Minwook Ahn ; Yunheung Paek

IEEE transactions on very large scale integration (VLSI) systems, 2009-11, Vol.17 (11), p.1565-1578 [Periódico revisado por pares]

New York, NY: IEEE

Texto completo disponível

previous page 1 Resultados 2 3 4 5 next page

Personalize Seus Resultados

  1. Editar

Refine Search Results

Expandir Meus Resultados

  1.   

Mostrar Somente

  1. Revistas revisadas por pares (2.013)

Refinar Meus Resultados

Tipo de Recurso 

  1. Artigos  (2.083)
  2. Anais de Congresso  (745)
  3. magazinearticle  (38)
  4. Book Chapters  (22)
  5. Livros  (10)
  6. Mais opções open sub menu

Data de Publicação 

De até
  1. Antes de1990  (451)
  2. 1990Até1997  (479)
  3. 1998Até2005  (1.118)
  4. 2006Até2014  (754)
  5. Após 2014  (108)
  6. Mais opções open sub menu

Idioma 

  1. Inglês  (2.894)
  2. Japonês  (271)
  3. Mais opções open sub menu

Buscando em bases de dados remotas. Favor aguardar.