skip to main content

Uma arquitetura sistólica para solução de sistemas lineares implementada com circuitos FPGAs

Antônio Carlos de Oliveira Souza Aragão Eduardo Marques

1998

Localização: ICMC - Inst. Ciên. Mat. Computação    (T A659as e.1 )(Acessar)

  • Título:
    Uma arquitetura sistólica para solução de sistemas lineares implementada com circuitos FPGAs
  • Autor: Antônio Carlos de Oliveira Souza Aragão
  • Eduardo Marques
  • Assuntos: PROGRAMAÇÃO PARALELA; ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES
  • Notas: Dissertação (Mestrado)
  • Descrição: Neste trabalho de mestrado foi desenvolvido o projeto de uma maquína paralela dedicada para solução de sistemas de equações lineares. Este é um problema presente em uma grande variedade de aplicações científicas e de engenharia e cuja soluçãotorna-se uma tarefa computacionalmente intensiva, à medida em que o número de incógnitas aumenta. Implementou-se uma Arquitetura Sistólica, conectada numa topologia em anel, que mapeia métodos de solução iterativos. Essa classe de arquiteturasparalelas apresenta características de simplicidade, regularidade e modulariedade que facilitam implementações em hardware, sendo muito utilizadas em sistemas de computação dedicadas à solução de problemas específicos, os quais possuem comorequesitos a grande demanda computacional e a necessidade de respostas em tempo real. Foram adotads metodologias e ferramentas avançadas para o projeto de hardware que aceleram o ciclo de desenvolvimento e para a implementação foram utilizadoscircuitos reconfiguráveis FPGAs (Field Programmaable Gate Arrays). Os resultados de desempenho são apresentados e discutidos, indicando que a abordagem e metodologia adotada é viável e eficiente para solução deste tipo de problema
  • Data de criação/publicação: 1998
  • Formato: 109p.
  • Idioma: Português

Buscando em bases de dados remotas. Favor aguardar.