skip to main content
Visitante
Meu Espaço
Minha Conta
Sair
Identificação
This feature requires javascript
Tags
Revistas Eletrônicas (eJournals)
Livros Eletrônicos (eBooks)
Bases de Dados
Bibliotecas USP
Ajuda
Ajuda
Idioma:
Inglês
Espanhol
Português
This feature required javascript
This feature requires javascript
Primo Search
Busca Geral
Busca Geral
Acervo Físico
Acervo Físico
Produção Intelectual da USP
Produção USP
Search For:
Clear Search Box
Search in:
Produção Intelectual da USP
Or hit Enter to replace search target
Or select another collection:
Search in:
Produção Intelectual da USP
Busca Avançada
Busca por Índices
This feature requires javascript
This feature requires javascript
Desenvolvimento de um sistema microcomputador tolerante a falhas com arquitetura em anel
Deisy Piedade Munhoz Fischer Valentin Obac Roda
1990
Localização:
IFSC - Inst. Física de São Carlos
(Te887 )
(Acessar)
This feature requires javascript
Localização & Reservas
Detalhes
Resenhas & Tags
Solicitações
Mais Opções
Prateleira Virtual
This feature requires javascript
Enviar para
Adicionar ao Meu Espaço
Remover do Meu Espaço
E-mail (máximo 30 registros por vez)
Imprimir
Link permanente
Referência
EasyBib
EndNote
RefWorks
del.icio.us
Exportar RIS
Exportar BibTeX
This feature requires javascript
Título:
Desenvolvimento de um sistema microcomputador tolerante a falhas com arquitetura em anel
Autor:
Deisy Piedade Munhoz Fischer
Valentin Obac Roda
Assuntos:
COMPUTAÇÃO APLICADA
;
HARDWARE
;
ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES
Notas:
Tese (Doutorado)
Descrição:
No trabalho e apresentado um sistema microcomputador tolerante a falhas, com redundancia modular tripla (tmr) e caracterizado por uma arquitetura em anel implementada com tres modulos processadores. A estrutura em anel e uma arquitetura onde os modulos adjacentes sao conectados por um canal de comunicacao, formando um laco. Os modulos recebem dados de uma ou mais fontes (dependendo se as fontes sao replicadas ou nao). Esta informacao e processada e um dado e preparado para votacao. O dado e transmitido aos modulos adjacentes pelo canal de comunicacao. A tolerancia a falhas e obtida, pela capacidade que os tres processadores tem de examinar os resultados do processamento de seus vizinhos. Cada processador recebe duas versoes de cada processamento: o seu proprio resultado e o do seu vizinho. Cada modulo, executa a votacao por programacao, atraves da estrategia de votacao sobre um numero parcial de dados. Se nenhuma falha ocorreu, os tres modulos irao produzir o mesmo resultado. O sistema executa o sistema operacional cp/m. Os programas para este sistema operacional serao executados de uma forma tolerante a falhas sem necessidade de modificacoes. O objetivo deste trabalho foi desenvolver um sistema de uso geral com alta disponibilidade
Data de criação/publicação:
1990
Formato:
176 p.
Idioma:
Português
Links
Este item no Dedalus
This feature requires javascript
This feature requires javascript
Voltar para lista de resultados
Anterior
Resultado
10
Avançar
This feature requires javascript
This feature requires javascript
Buscando em bases de dados remotas. Favor aguardar.
Buscando por
em
scope:(USP_PRODUCAO)
Mostrar o que foi encontrado até o momento
This feature requires javascript
This feature requires javascript