skip to main content
Resultados 1 2 3 4 5 next page
Mostrar Somente
Refinado por: Base de dados/Biblioteca: ScienceDirect® remover assunto: Technology remover
Result Number Material Type Add to My Shelf Action Record Details and Options
1
0–1 ILP-based run-time hierarchical energy optimization for heterogeneous cluster-based multi/many-core systems
Material Type:
Artigo
Adicionar ao Meu Espaço

0–1 ILP-based run-time hierarchical energy optimization for heterogeneous cluster-based multi/many-core systems

Yang, Simei ; Le Nours, Sébastien ; Mendez Real, Maria ; Pillement, Sébastien

Journal of systems architecture, 2021-06, Vol.116, p.102035, Article 102035 [Periódico revisado por pares]

Elsevier B.V

Texto completo disponível

2
1—Way stack automaton with jumps
Material Type:
Artigo
Adicionar ao Meu Espaço

1—Way stack automaton with jumps

Kosaraju, S. Rao

Journal of computer and system sciences, 1974-01, Vol.9 (2), p.164-176 [Periódico revisado por pares]

Elsevier Inc

Texto completo disponível

3
10 years of software architecture knowledge management: Practice and future
Material Type:
Artigo
Adicionar ao Meu Espaço

10 years of software architecture knowledge management: Practice and future

Capilla, Rafael ; Jansen, Anton ; Tang, Antony ; Avgeriou, Paris ; Babar, Muhammad Ali

The Journal of systems and software, 2016-06, Vol.116, p.191-205 [Periódico revisado por pares]

New York: Elsevier Inc

Texto completo disponível

4
1.672 Gigabits/s FPGA based Viterbi decoder for 4D 8PSK TCM
Material Type:
Artigo
Adicionar ao Meu Espaço

1.672 Gigabits/s FPGA based Viterbi decoder for 4D 8PSK TCM

Rahman, A.T.M. Anishur ; Cowley, W.G.

Digital signal processing, 2010, Vol.20 (1), p.263-268 [Periódico revisado por pares]

Elsevier Inc

Texto completo disponível

5
A 0.004% resolution & SAT<1.8 μson-chip adaptive anti-aging system using cuckoo intelligence-based algorithm in 65 nm CMOS
Material Type:
Artigo
Adicionar ao Meu Espaço

A 0.004% resolution & SAT<1.8 μson-chip adaptive anti-aging system using cuckoo intelligence-based algorithm in 65 nm CMOS

Zhang, Yuejun ; Zhang, Haiming ; Wang, Pengjun ; Wu, Qiufeng ; Li, Gang

Integration (Amsterdam), 2021-05, Vol.78, p.135-143 [Periódico revisado por pares]

Amsterdam: Elsevier B.V

Texto completo disponível

6
A 0.2-V 1.2&#160;nW 1-KS/s SAR ADC with a novel comparator structure for biomedical applications
Material Type:
Artigo
Adicionar ao Meu Espaço

A 0.2-V 1.2 nW 1-KS/s SAR ADC with a novel comparator structure for biomedical applications

Vafaei, M. ; Hosseini, M.R. ; Abiri, E. ; Salehi, M.R.

Integration (Amsterdam), 2023-01, Vol.88, p.362-370 [Periódico revisado por pares]

Elsevier B.V

Texto completo disponível

7
A 0.33 V 2.5 &#956;W cross-point data-aware write structure, read-half-select disturb-free sub-threshold SRAM in 130 nm CMOS
Material Type:
Artigo
Adicionar ao Meu Espaço

A 0.33 V 2.5 μW cross-point data-aware write structure, read-half-select disturb-free sub-threshold SRAM in 130 nm CMOS

Jin, Wei ; He, Weifeng ; Jiang, Jianfei ; Huang, Haichao ; Zhao, Xuejun ; Sun, Yanan ; Chen, Xin ; Jing, Naifeng

Integration (Amsterdam), 2017-06, Vol.58, p.27-34 [Periódico revisado por pares]

Texto completo disponível

8
A 0.6in CRT as a miniature display device
Material Type:
Artigo
Adicionar ao Meu Espaço

A 0.6in CRT as a miniature display device

Oki, Kyoichi ; Ozawa, Lyuji

Displays, 1995, Vol.16 (2), p.59-67 [Periódico revisado por pares]

Elsevier B.V

Texto completo disponível

9
A 0.6V 1.07 &#956;W/Channel neural interface IC using level-shifted feedback
Material Type:
Artigo
Adicionar ao Meu Espaço

A 0.6V 1.07 μW/Channel neural interface IC using level-shifted feedback

Lyu, Liangjian ; Wang, Yu ; Chen, Chixiao ; Richard Shi, C.-J.

Integration (Amsterdam), 2020-01, Vol.70, p.51-59 [Periódico revisado por pares]

Amsterdam: Elsevier B.V

Texto completo disponível

10
A 0.9-V 50-MHz 256-bit 1D-to-2D-based single/multi-match priority encoder with 0.67-nW standby power on 65-nm SOTB CMOS
Material Type:
Artigo
Adicionar ao Meu Espaço

A 0.9-V 50-MHz 256-bit 1D-to-2D-based single/multi-match priority encoder with 0.67-nW standby power on 65-nm SOTB CMOS

Nguyen, Xuan-Thuan ; Hoang, Trong-Thuc ; Nguyen, Hong-Thu ; Inoue, Katsumi ; Pham, Cong-Kha

Microprocessors and microsystems, 2020-03, Vol.73, p.102970, Article 102970 [Periódico revisado por pares]

Kidlington: Elsevier B.V

Texto completo disponível

Resultados 1 2 3 4 5 next page

Personalize Seus Resultados

  1. Editar

Refine Search Results

Expandir Meus Resultados

  1.   

Mostrar Somente

  1. Revistas revisadas por pares (44.548)

Refinar Meus Resultados

Tipo de Recurso 

  1. Artigos  (47.630)
  2. Book Chapters  (209)
  3. Anais de Congresso  (33)
  4. magazinearticle  (8)
  5. Resenhas  (4)
  6. Livros  (4)
  7. Mais opções open sub menu

Data de Publicação 

De até
  1. Antes de1982  (670)
  2. 1982Até1992  (4.545)
  3. 1993Até2003  (6.319)
  4. 2004Até2015  (15.331)
  5. Após 2015  (21.024)
  6. Mais opções open sub menu

Idioma 

  1. Inglês  (47.885)
  2. Japonês  (3.606)
  3. Norueguês  (11)
  4. Francês  (10)
  5. Alemão  (4)
  6. Galês  (2)
  7. Chinês  (2)
  8. Russo  (1)
  9. Dinamarquês  (1)
  10. Português  (1)
  11. Espanhol  (1)
  12. Mais opções open sub menu

Buscando em bases de dados remotas. Favor aguardar.